工控網首頁
>

產品選型

>

Altera演示 Cavium OCTEON®多核處理器的Interlaken互聯

Altera演示 Cavium OCTEON®多核處理器的Interlaken互聯

2013/10/16 14:49:52
產品簡介:

Altera公司 (NASDAQ: ALTR)今天宣布,Stratix? V FPGA的Interlaken知識產權(IP)內核實現了與Cavium OCTEON多核處理器的互操作。

產品分類:

工控機 PAC 可編程自動化控制器

品牌:

產品介紹

2013年8月1號, Altera公司 (NASDAQ: ALTR) 宣布,Stratix? V FPGA的Interlaken知識產權(IP)內核實現了與Cavium OCTEON多核處理器的互操作。這一成功的工作保證了芯片至芯片前端互聯,更方便OEM做出器件選擇決定。

  Cavium的解決方案和服務總監John Bromhead評論說:“Altera靈活的Interlaken IP使我們能夠迅速實現產品之間的互操作。利用這一解決方案,我們的客戶更有信心采用Altera FPGA和Cavium OCTEON處理器進行開發,這些器件將無縫工作在一起。簡單方便的互操作性也幫助客戶滿足了嚴格的產品及時面市要求。”

Altera? Interlaken IP內核能夠大吞吐量工作在峰值負荷下,支持實現高性能。其特性包括:
  ?20多個參數和設置,非常靈活的調整系統性能,而且性能可擴展,支持互操作。
  ?數據速率和通路達到12.5G和x24通路
  ?提供標準和可定制Interlaken IP內核
  ?可交付全集成IP,包括MAC、PCS和PMA層。
  ?兼容Interlaken協議定義v1.2

  Altera產品營銷總監Alex Grbic評論說:“我們靈活的Interlaken IP內核使得市場上的各種SoC、ASSP和ASIC器件接口能夠立刻使用Altera FPGA。演示與Cavium OCTEON器件的互操作表明,我們提供了高質量的Interlaken IP,而且實現了我們對解決方案的承諾。”

  Altera Interlaken IP內核非常適合用于接入、骨干以太網和數據中心應用的多太比特路由器和交換機,這些應用要求IP可配置,以優化實現各種流量指標,并能夠擴展到下一代平臺。Interlaken IP包括Altera技術領先的收發器(PMA)、PCS和MAC層。PCS層在Stratix V和Arria? V FPGA中得到了增強,從而幫助客戶節省了30%到50%的FPGA邏輯資源。Interlaken IP不但節省了資源,還通過了大量的仿真驗證,能夠可靠的工作在內部和客戶平臺上。

投訴建議

提交

查看更多評論
其他資訊

查看更多

通過FPGA提高工業應用靈活性的5種方法

Altera榮獲華為2013年度優秀核心合作伙伴獎

Altera的Arria 10版Quartus II軟件為立即開始20 nm設計提供支持

Altera在SPS IPC驅動2013大會上展示單芯片實現的集成PLC和HMI系統

Altera的Arria 10版Quartus II軟件為立即開始20 nm設計提供支持